ブランド名: | Luowave |
モデル番号: | X310 |
Moq: | 1部分 |
価格: | USD |
配達時間: | 点の商品か30日 |
支払条件: | T/T |
高性能,ユニバーサル・ソフトウェア・ラジオ・ペリファリUSRP-LW X310
製品概要
X310は,高性能でスケーラブルなSDRプラットフォームである.アーキテクチャは,0GHzから6GHzをカバーする2つの拡張帯域幅の子板スロットを最大160MHzのベースバンド帯域幅で組み合わせている.複数の高速インターフェースオプション (PCIe),ダブル10GigaE,ダブル1GigaE),および便利なデスクトップまたはラックに搭載可能な半幅1U形状の大きなKintex-7 FPGA.
主要な特徴
1USRP-LW X310の核心として,XC7K410T FPGAは,ラジオフロントエンド,ホストインターフェース,DDR3メモリを含むデバイス内のすべての主要なコンポーネント間の高速接続を提供します.
2UHD 付きのデフォルトの FPGA コアは,デジタルダウン変換とアップ変換,微周波チューニングのための機能ブロックをすべて提供します.UHDアーキテクチャを使用する他のUSRPデバイスと交換できるようにする他のDSP機能.
3. 大きなKintex-7 FPGAは,開発者がカスタムDSPブロックを組み込むための追加のスペースを提供し,USRPがサポートする多くの開発フレームワークと互換性があります.参照アーキテクチャオープンソースのプロジェクトです
スキマ図
詳細な性能:
技術パラメータ:
パラメータカテゴリ | 数値値 | ユニット | パラメータカテゴリ | 数値値 | ユニット |
入力/出力 | 配列された場合のRF性能パラメータとSBX-LW 120 | ||||
DC電圧入力 | 12 | V | 片側帯の信号/画像の拒絶 | -35/50 | dBc |
電力消費量 | 45 | W | 段階騒音 | ||
モジュールパラメータを変換する | 3.5GHz | 1.0 | degRMS | ||
ADC サンプリング率 (最大) | 200 | MS/s | 1MHz | 1.5 | degRMS |
ADCの解像度 | 14 | ビット | 出力 | >10 | dBm |
DAC サンプリング率 | 800 | MS/s | 3階の切断点を入力します. | 0 | dB |
DACの解像度 | 16 | ビット | 騒音数 | 8 | dB |
最大ホスト率 (16b) | 200 | MS/s | 物理的特性 | ||
ローカル振動精度 | 2.5 | ppm | 動作温度 | 0から55 | C について |
GPSDO精度はロックされていません. | 20 | ppb | サイズ | 290×225×50 | mm |
重さ (2枚のSBX-LW 120) | 1.8 | 体重 |
製品概要:
USRP-LW X310は,さまざまな高速インターフェースから選択することができます. 箱のパネルでは,ギガビットイーサネットポートが接続する最も簡単な方法です.拡張帯域幅と遅延が低いアプリケーションこの決定的な操作のために,LW X310は効率的なバスインターフェースPCIe x4を提供します.アプリケーションがネットワークレコードまたはマルチノード処理を使用する場合,10Gポートは最良の選択です. USRP-LW X310には,他のいくつかのワイヤレスアプリケーションに役立つ多くの追加機能が含まれています.例えば,FPGA設計では,マザーボード上の1GBのDDR3は,データバッファリングとデータストレージとして使用できます.選択可能な内部GPSDOは,GPSシステムに同期されたときに,同期遅延が50ns未満で非常に正確な周波数参照を提供します.GPIO インターフェースを通じてアンプやスイッチなどの外部コンポーネントを制御できるようにします., イベントトリガーなどの入力をサポートし,デバッグ信号を観察する.USRP-LW X310には,開発者が新しいFPGA画像を簡単に読み込み,デバッグできるようにする内部JTAGアダプターも含まれています.
システム開発環境:
ネットワークシリーズとXシリーズFPGAの性能比較:
この機器には以下のものがある.
1USRP-LW X310
2ギガビットネットワークポート
3SFP+ギガビットアダプター
4電力供給
5USB2.0JTAGケーブル
64つのSMA・バルチードケーブル
USRP-LW X310 の試験
X310 と 3 の娘板のテストレポート ((WBX,SBX,UBX) は,娘板の詳細を参照することができます
ブランド名: | Luowave |
モデル番号: | X310 |
Moq: | 1部分 |
価格: | USD |
パッケージの詳細: | 紙箱\紙の箱 |
支払条件: | T/T |
高性能,ユニバーサル・ソフトウェア・ラジオ・ペリファリUSRP-LW X310
製品概要
X310は,高性能でスケーラブルなSDRプラットフォームである.アーキテクチャは,0GHzから6GHzをカバーする2つの拡張帯域幅の子板スロットを最大160MHzのベースバンド帯域幅で組み合わせている.複数の高速インターフェースオプション (PCIe),ダブル10GigaE,ダブル1GigaE),および便利なデスクトップまたはラックに搭載可能な半幅1U形状の大きなKintex-7 FPGA.
主要な特徴
1USRP-LW X310の核心として,XC7K410T FPGAは,ラジオフロントエンド,ホストインターフェース,DDR3メモリを含むデバイス内のすべての主要なコンポーネント間の高速接続を提供します.
2UHD 付きのデフォルトの FPGA コアは,デジタルダウン変換とアップ変換,微周波チューニングのための機能ブロックをすべて提供します.UHDアーキテクチャを使用する他のUSRPデバイスと交換できるようにする他のDSP機能.
3. 大きなKintex-7 FPGAは,開発者がカスタムDSPブロックを組み込むための追加のスペースを提供し,USRPがサポートする多くの開発フレームワークと互換性があります.参照アーキテクチャオープンソースのプロジェクトです
スキマ図
詳細な性能:
技術パラメータ:
パラメータカテゴリ | 数値値 | ユニット | パラメータカテゴリ | 数値値 | ユニット |
入力/出力 | 配列された場合のRF性能パラメータとSBX-LW 120 | ||||
DC電圧入力 | 12 | V | 片側帯の信号/画像の拒絶 | -35/50 | dBc |
電力消費量 | 45 | W | 段階騒音 | ||
モジュールパラメータを変換する | 3.5GHz | 1.0 | degRMS | ||
ADC サンプリング率 (最大) | 200 | MS/s | 1MHz | 1.5 | degRMS |
ADCの解像度 | 14 | ビット | 出力 | >10 | dBm |
DAC サンプリング率 | 800 | MS/s | 3階の切断点を入力します. | 0 | dB |
DACの解像度 | 16 | ビット | 騒音数 | 8 | dB |
最大ホスト率 (16b) | 200 | MS/s | 物理的特性 | ||
ローカル振動精度 | 2.5 | ppm | 動作温度 | 0から55 | C について |
GPSDO精度はロックされていません. | 20 | ppb | サイズ | 290×225×50 | mm |
重さ (2枚のSBX-LW 120) | 1.8 | 体重 |
製品概要:
USRP-LW X310は,さまざまな高速インターフェースから選択することができます. 箱のパネルでは,ギガビットイーサネットポートが接続する最も簡単な方法です.拡張帯域幅と遅延が低いアプリケーションこの決定的な操作のために,LW X310は効率的なバスインターフェースPCIe x4を提供します.アプリケーションがネットワークレコードまたはマルチノード処理を使用する場合,10Gポートは最良の選択です. USRP-LW X310には,他のいくつかのワイヤレスアプリケーションに役立つ多くの追加機能が含まれています.例えば,FPGA設計では,マザーボード上の1GBのDDR3は,データバッファリングとデータストレージとして使用できます.選択可能な内部GPSDOは,GPSシステムに同期されたときに,同期遅延が50ns未満で非常に正確な周波数参照を提供します.GPIO インターフェースを通じてアンプやスイッチなどの外部コンポーネントを制御できるようにします., イベントトリガーなどの入力をサポートし,デバッグ信号を観察する.USRP-LW X310には,開発者が新しいFPGA画像を簡単に読み込み,デバッグできるようにする内部JTAGアダプターも含まれています.
システム開発環境:
ネットワークシリーズとXシリーズFPGAの性能比較:
この機器には以下のものがある.
1USRP-LW X310
2ギガビットネットワークポート
3SFP+ギガビットアダプター
4電力供給
5USB2.0JTAGケーブル
64つのSMA・バルチードケーブル
USRP-LW X310 の試験
X310 と 3 の娘板のテストレポート ((WBX,SBX,UBX) は,娘板の詳細を参照することができます