メッセージを送る
ホーム 製品USRP SDR

SDR USRPソフトウェアは無線のイーサネット ポートの低い潜伏を定義した

認証
中国 Wuhan Tabebuia Technology Co., Ltd. 認証
オンラインです

SDR USRPソフトウェアは無線のイーサネット ポートの低い潜伏を定義した

SDR USRPソフトウェアは無線のイーサネット ポートの低い潜伏を定義した
SDR USRPソフトウェアは無線のイーサネット ポートの低い潜伏を定義した

大画像 :  SDR USRPソフトウェアは無線のイーサネット ポートの低い潜伏を定義した

商品の詳細:
起源の場所: 中国
ブランド名: Luowave
モデル番号: N310
お支払配送条件:
最小注文数量: 1部分
価格: USD
パッケージの詳細: 紙箱\紙の箱
受渡し時間: 点の商品か30日
支払条件: T/T
供給の能力: 1部分

SDR USRPソフトウェアは無線のイーサネット ポートの低い潜伏を定義した

説明
ハイライト:

SDR USRP DC6V

,

DC6V SDR USRP

,

イーサネットSDR DC6V

イーサネットポートシリーズ USRP-LW N310

USRP-LW N310 は、ネットワーク化されたソフトウェア定義無線 (SDR) であり、大規模な分散型ワイヤレス システムに展開するための信頼性とフォールト トレランスを提供します。

SDR USRPソフトウェアは無線のイーサネット ポートの低い潜伏を定義した 0

USRP-LW N310 は、現在の SDR 市場で最大のチャネル数の 1 つであり、ハーフ幅の RU パッケージで 4 つのトランシーバー チャネルを提供する RF フロント エンドにデュアル AD9371 RFIC トランシーバーを搭載しています。各チャネルは最大 100 MHz の瞬時帯域幅を提供し、10 MHz ~ 6 GHz の拡張周波数範囲をカバーします。ベースバンド プロセッサは、Xilinx Zynq-7100 SoC を使用して、リアルタイムで低レイテンシの処理を行うための大規模なユーザー プログラマブル FPGA と、スタンドアロン操作用のデュアルコア ARM CPU を提供します。デュアル SPF+ ポートを介して 1 GbE、10 GbE、および Aurora インターフェイスをサポートし、ホスト PC または FPGA コプロセッサ用の高スループット IQ ストリームに実装できます。柔軟な同期アーキテクチャは、クロック基準、PPS 時間基準、外部 LO 入力、および GPSDO をサポートし、チャネル数の多い MIMO システムを実現します。USRP-LW N310 は、デバッグ、ソフトウェアの更新、再起動、出荷時設定へのリセット、セルフテスト、ホスト PC/ARM デバッグ、システム状態の監視などのタスクをリモートで実行する機能を導入することで、無線ネットワークの制御と管理を簡素化します。

USRP-LW N310 デバイス キットには次のものが含まれます。USRP-LW N310 本体、 RJ45 イーサネットケーブル、 SFP+ RJ45 アダプタ、 マイクロUSBケーブル、マイクロSD カード、電源。

 

主な特徴:

 

• 信頼性が高くフォールト トレラントな展開

• AD9371 設定可能なクロック基準周波数:

122.88MHz、125MHz、153.6MHz

• リモート管理機能
• 10MHz~6GHzの周波数範囲 • 16 ビット ADC、14 ビット DAC
• チャネルあたり最大 100M の瞬間帯域幅 • デュアル SPF+ ポート (ギガビット イーサネット、10 ギガビット イーサネット、Aurora)。
• 同時に 4 件の領収書の送信をサポート • デュアルコア ARM Cortex-A9 CPU 800 MHz
• トランシーバー フィルター バンク • ビルトイン Xilinx Zynq-7100 SoC FPGA
• 外部 RX LO、TX LO 入力をサポート • 外部クロック基準と PPS 時間基準をサポート
• RFNoC FPGA 開発フレームワーク • スタンドアロン (組み込み) またはホストベース (ネットワーク) 操作をサポート
• タイプA USBホストポート1つ • UHD3.11.0 以降のサポート
• 組み込みのカスタム Linux • 1 つのマイクロ USB ポート (シリアル コンソール、JTAG)
• GNU ラジオのサポート  

 

 

ベースバンド プロセッサ:

USRP-LW N310 ベースバンド プロセッサはザイリンクスの zynq-7100 SOC を使用します。これは、要求の厳しいリアルタイム処理と低レイテンシ処理、およびデュアルコア ARM CPU スタンドアロン動作のためのプログラマブル FPGA の豊富なセットを提供します。ユーザーは、プリインストールされた Linux 組み込みオペレーティング システムにアプリケーションを展開したり、ギガビット イーサネット ホスト、10 ギガビット イーサネットなどの高速インターフェイスを使用したりできます。

同期:

USRP-LW N310 は、外部 PPS、クロック基準時間基準、外部 LO 入力、システムの多チャネル MIMO 実装を容易にする gpsdo をサポートする柔軟な基準クロック設計アーキテクチャを備えています。

USRP-LW N310 技術データ:

 

パラメータのカテゴリ 数値 単位 パラメータのカテゴリ 数値 単位
受信 発売
チャンネル数 4 - チャンネル数 4 -
独立チューニング 2 - 独立チューニング 2 -
L0 共有ペア 2 - L0 共有ペア 2 -
ゲイン範囲 -40~30 dB

ゲイン範囲は10MHz~300MHz

300MHz~6GHz

 

-30~25

-30~20

 

dB

dB

ゲインステッピング 1 dB
最大入力電力 -15 dBm ゲインステッピング 1 dB
フィルターバンク

10~430

430~600

600~1050

1050~1600

1600~2100

2100~2700

2700~6000

MHz フィルターバンク

10~300

300~723.17

723.17 ~ 1623.17

1623.17 ~ 3323.17

3323.17~6000

MHz
外部局発周波数範囲を入力可能 0.6~8 GHz 外部局発周波数範囲を入力可能 0.6~8 GHz
送受信切替時間 140 μs 送受信切替時間 140 μs
変換とクロック性能 パワー
サンプルレート 122.88,125,153.6 MS/秒 直流電圧入力 12,7 V、A
ADC 分解能 16 ビット 消費電力 50-80 W
DAC分解能 14 ビット 物理的特性

最小周波数ステップ 122.88MS/s

125MS/秒

153.6MS/秒

 

7.32

7.45

9.15

 

ヘルツ

ヘルツ

ヘルツ

サイズ 425×220×45 んん
GPSDO 周波数安定性がロックされていません 0.1 ppm 重さ 3.8 kg
UTC 精度に対する GPSDO PPS <8 ns 動作環境要件
GPSDO 遅延の安定性

<+/-50

3

25

μs

時間

°C

安定動作範囲 0~50 °C
保存温度範囲 -40~70 °C
 

連絡先の詳細
Wuhan Tabebuia Technology Co., Ltd.

コンタクトパーソン: Mr. Chen

電話番号: 18062514745

私達に直接お問い合わせを送信 (0 / 3000)