logo
良い価格 オンライン

商品の詳細

Created with Pixso. 家へ Created with Pixso. 製品 Created with Pixso.
USRP SDR
Created with Pixso. USRP-LW E310 ポータブルE310 USRPソフトウェアで定義されたラジオ9軸測定装置

USRP-LW E310 ポータブルE310 USRPソフトウェアで定義されたラジオ9軸測定装置

ブランド名: Luowave
モデル番号: E310
Moq: 1部分
価格: USD
配達時間: 点の商品か30日
支払条件: T/T
詳細情報
起源の場所:
中国
パッケージの詳細:
紙箱\紙の箱
供給の能力:
1部分
ハイライト:

定義されるUSRPソフトウェアは9軸線を無線で送る

,

e310 usrp 9の軸線

,

9軸線e310のusrp

製品説明

ソフトウェアはラジオ、USRP-LW E310を定義した

プロダクト概観:

USRP E310は分野の配置のために設計されている携帯用独立ソフトウェアによって定義される無線のプラットホームを提供する。アナログ・デバイセズからの適用範囲が広い2×2 MIMO AD9361のトランシーバーは70のMHz –興味の多数バンドを覆う6つのGHzからの即時の帯域幅およびスパンの頻度の56までのMHzを提供する。前陣送信機および受信機両方のRFのフィルター バンクは選択率を高める。

ベースバンド プロセッサはFPGAを渡すのにXilinx Zynqを7020のSoC加速した二重中心の腕CPUによって可能になる独立操作と結合される計算を使用する。USRP E310は位置意識および時刻同期化のための統合されたGPSの受信機のようなペリフェラルの豊富なセット、また在庫装置との延長貯蔵、入力/出力およびコミュニケーション選択のための2つのホストのUSBポートを含んでいる。ユーザーはプロトタイプ移動式のおよび埋め込まれた適用のための設計を堅いサイズ、重量および電力要求事項と配置するために急速にでき。

 

主な特長:

  • 頻度適用範囲70のMHz6 GHz
  • 56MHz信号の帯域幅まで
  • 2x2 MIMOのトランシーバー
  • トランシーバー リンクに前もって選ばれたフィルター バンクがある
  • 二重中心の腕の皮質A9-886 MHzプロセッサ、Xilinx Zynq 7020のSoC FPGA
  • 腕のCPUのための1GB DDR3のRAM、512 FPGAの論理のためのMB DDR3のRAM
  • プロセッサを10MS/sまで武装させるFPGAからのサンプリング レートはある
  • PPSの時計の参照の同時性の使用を支えなさい
  • 統合された全体的な位置GPSシステム受信機
  • 作り付けの9軸線の慣性の測定単位
  • 1 GBのイーサネット インターフェイスおよびUSBインターフェイス
  • サイズ:重量133 x 68.2 x 26.4 mmの:357 g
  • オペレーティング システム作り付けのOpenEmbedded
  • サポート開いた源UHD 3.8.0かより新しい運転者およびAPIインターフェイス
  • RFNoCを支えるFPGAの開発フレームワーク
  • サポートGNUラジオ
  • フロント・パネルのオーディオ インターフェイスは取り消された
  • OpenEmbeddedのLinux
  • USRPハードウェア運転者(UHD)の開いた源ソフトウェアAPI版14.0またはより高い
  • RFNoC™ FPGAの開発フレームワーク
  • 関連変数:

 

変数部門 価値 単位 変数部門 数值 单位
入出力 RFのパフォーマンス パラメータ
DC電圧の入力 5-15 V 周波数範囲 70-6000 MHz
パワー消費量 2-6 W 出力電力 >10 dBm
転換モジュール変数 第三次の妨害ポイントを書き入れなさい -20 dBm
ADCのサンプリング レート(最高) 61.44 MS/s 雑音指数 <>8 dB
ADCの決断 12 ビット 物理的性質    
DACのサンプリング レート 61.44 MS/s サイズ 133 ×68の×26.4 cm
DACの決断 12 ビット 重量 375 g
ローカル振動の正確さ 2.0 PPM      

 

 

性能の記述:

前陣56までのMHz RFのAD9361トランシーバーは即時の帯域幅を提供する、周波数範囲は70のMHz6 GHzをカバーし、2X2 MIMOを支える。の前部分にRFの予選のフィルター バンクはリンクを送信し、リンクを高める頻度選択率を受け取りなさい。

ベースバンド プロセッサは二重中心の腕CPUによって支えられる独立した操作と結合されるFPGAによって加速される計算を提供するのにXilinx Zynqを7020のSoC使用する。USRP-LW E310は位置意識および時刻同期化に使用することができるおよび記憶拡張機構スペースおよび他のI/Oデバイスに使用することができる二重USBのホストの港統合する統合されたGPSの受信機のような豊富ペリフェラルを。在庫装置を使用して、ユーザーはプロトタイプ埋め込まれた適用を開発するためにすぐにでき。

USRPはシリーズを使用する適用の特定の必要性を満たすためにOpenEmbeddedフレームワークによってカスタマイズされたLinuxの配分を埋め込んだ。オペレーティング システム デフォルトはGNUのラジオのようなUSRPハードウェアDriver™ (UHD)ソフトウェアそして第三者の開発ツールによってプレインストールされる。E310はまたRFNoCの技術を支える。RFNoC FPGAの開発フレームワークは実時間計算を行い、広帯域信号処理の条件を満たすことができる。

オペレーティング システムおよび開発フレームワーク

 

オペレーティング システム OpenEmbeddedのLinux (プレインストールされる
ソフトウェア開発 フレームワーク

UHD プレインストールされる

GNUのラジオ(プレインストールされる

Xilinx ISEの設計続き

 

関連製品
良い価格 オンライン

商品の詳細

Created with Pixso. 家へ Created with Pixso. 製品 Created with Pixso.
USRP SDR
Created with Pixso. USRP-LW E310 ポータブルE310 USRPソフトウェアで定義されたラジオ9軸測定装置

USRP-LW E310 ポータブルE310 USRPソフトウェアで定義されたラジオ9軸測定装置

ブランド名: Luowave
モデル番号: E310
Moq: 1部分
価格: USD
パッケージの詳細: 紙箱\紙の箱
支払条件: T/T
詳細情報
起源の場所:
中国
ブランド名:
Luowave
モデル番号:
E310
最小注文数量:
1部分
価格:
USD
パッケージの詳細:
紙箱\紙の箱
受渡し時間:
点の商品か30日
支払条件:
T/T
供給の能力:
1部分
ハイライト:

定義されるUSRPソフトウェアは9軸線を無線で送る

,

e310 usrp 9の軸線

,

9軸線e310のusrp

製品説明

ソフトウェアはラジオ、USRP-LW E310を定義した

プロダクト概観:

USRP E310は分野の配置のために設計されている携帯用独立ソフトウェアによって定義される無線のプラットホームを提供する。アナログ・デバイセズからの適用範囲が広い2×2 MIMO AD9361のトランシーバーは70のMHz –興味の多数バンドを覆う6つのGHzからの即時の帯域幅およびスパンの頻度の56までのMHzを提供する。前陣送信機および受信機両方のRFのフィルター バンクは選択率を高める。

ベースバンド プロセッサはFPGAを渡すのにXilinx Zynqを7020のSoC加速した二重中心の腕CPUによって可能になる独立操作と結合される計算を使用する。USRP E310は位置意識および時刻同期化のための統合されたGPSの受信機のようなペリフェラルの豊富なセット、また在庫装置との延長貯蔵、入力/出力およびコミュニケーション選択のための2つのホストのUSBポートを含んでいる。ユーザーはプロトタイプ移動式のおよび埋め込まれた適用のための設計を堅いサイズ、重量および電力要求事項と配置するために急速にでき。

 

主な特長:

  • 頻度適用範囲70のMHz6 GHz
  • 56MHz信号の帯域幅まで
  • 2x2 MIMOのトランシーバー
  • トランシーバー リンクに前もって選ばれたフィルター バンクがある
  • 二重中心の腕の皮質A9-886 MHzプロセッサ、Xilinx Zynq 7020のSoC FPGA
  • 腕のCPUのための1GB DDR3のRAM、512 FPGAの論理のためのMB DDR3のRAM
  • プロセッサを10MS/sまで武装させるFPGAからのサンプリング レートはある
  • PPSの時計の参照の同時性の使用を支えなさい
  • 統合された全体的な位置GPSシステム受信機
  • 作り付けの9軸線の慣性の測定単位
  • 1 GBのイーサネット インターフェイスおよびUSBインターフェイス
  • サイズ:重量133 x 68.2 x 26.4 mmの:357 g
  • オペレーティング システム作り付けのOpenEmbedded
  • サポート開いた源UHD 3.8.0かより新しい運転者およびAPIインターフェイス
  • RFNoCを支えるFPGAの開発フレームワーク
  • サポートGNUラジオ
  • フロント・パネルのオーディオ インターフェイスは取り消された
  • OpenEmbeddedのLinux
  • USRPハードウェア運転者(UHD)の開いた源ソフトウェアAPI版14.0またはより高い
  • RFNoC™ FPGAの開発フレームワーク
  • 関連変数:

 

変数部門 価値 単位 変数部門 数值 单位
入出力 RFのパフォーマンス パラメータ
DC電圧の入力 5-15 V 周波数範囲 70-6000 MHz
パワー消費量 2-6 W 出力電力 >10 dBm
転換モジュール変数 第三次の妨害ポイントを書き入れなさい -20 dBm
ADCのサンプリング レート(最高) 61.44 MS/s 雑音指数 <>8 dB
ADCの決断 12 ビット 物理的性質    
DACのサンプリング レート 61.44 MS/s サイズ 133 ×68の×26.4 cm
DACの決断 12 ビット 重量 375 g
ローカル振動の正確さ 2.0 PPM      

 

 

性能の記述:

前陣56までのMHz RFのAD9361トランシーバーは即時の帯域幅を提供する、周波数範囲は70のMHz6 GHzをカバーし、2X2 MIMOを支える。の前部分にRFの予選のフィルター バンクはリンクを送信し、リンクを高める頻度選択率を受け取りなさい。

ベースバンド プロセッサは二重中心の腕CPUによって支えられる独立した操作と結合されるFPGAによって加速される計算を提供するのにXilinx Zynqを7020のSoC使用する。USRP-LW E310は位置意識および時刻同期化に使用することができるおよび記憶拡張機構スペースおよび他のI/Oデバイスに使用することができる二重USBのホストの港統合する統合されたGPSの受信機のような豊富ペリフェラルを。在庫装置を使用して、ユーザーはプロトタイプ埋め込まれた適用を開発するためにすぐにでき。

USRPはシリーズを使用する適用の特定の必要性を満たすためにOpenEmbeddedフレームワークによってカスタマイズされたLinuxの配分を埋め込んだ。オペレーティング システム デフォルトはGNUのラジオのようなUSRPハードウェアDriver™ (UHD)ソフトウェアそして第三者の開発ツールによってプレインストールされる。E310はまたRFNoCの技術を支える。RFNoC FPGAの開発フレームワークは実時間計算を行い、広帯域信号処理の条件を満たすことができる。

オペレーティング システムおよび開発フレームワーク

 

オペレーティング システム OpenEmbeddedのLinux (プレインストールされる
ソフトウェア開発 フレームワーク

UHD プレインストールされる

GNUのラジオ(プレインストールされる

Xilinx ISEの設計続き

 

関連製品
google-site-verification=LHKXdKSgb0410i8_02p4vlxN7qyVNzvXVzacK7zHFKo